软件水平考试网络工程师易错题(2018/12/4) |
第1题:主存储器和CPU之间增加高速缓冲存储器Cache)的目的是( )。
A、解决CPU、主存速度匹配 B、增加CPU通用寄存器数量 C、扩大主存容量 D、扩大主存容量和增加CPU通用寄存器数量 |
【单选题】: |
第2题:在计算机处理器中,若指令流水线把一条指令分为取指、分析和执行三部分,且三部分的运行时间分别是:取指时间=2ns,分析时间=2ns,执行时间=1ns。200条指令全部执行完毕需( )ns。
A、363 B、383 C、393 D、403 |
【单选题】: |
第3、4题:某Cache采用组相联的方式映像,其容量为64块的,字块大小为128个字,每4块为一组。若主容量为4096块,且以字编址,那么主存地址应为( )位,主存区号应为( )位。
A、16 B、17 C、18 D、19 A、5 B、6 C、7 D、8 |
【单选题】: |
【单选题】: |
第5题:为保持存储信息不丢失,在动态存储器件的存储电路中必须有( )。
A、数据 B、地址 C、校验电路 D、刷新电路 |
【单选题】: |
第6题:CPU通过( )确定下一条指令的地址,以保证程序能连续执行。
A、指令寄存器 B、状态寄存器 C、地址寄存器 D、程序计数器 |
【单选题】: |